top of page
-
RTLシミュレーションアクセラレータは、シミュレーションよりも100〜1000倍以上高速化することを目標としています
-
シミュレーションとAccelerated VIPのシームレスなサポート
-
PCIe、NVMe、AMBA AXI4 / AHB / APB、DDR4、ONFI Flashなどの高品質で実績のある商用グレードの設計IPを使用してビルドされたフルラインのAccelerated VIP(AVIP)
-
AMBAVIP / AVIP仮想プロトタイプ(VP)アダプターを使用し、ARM、RISC-V、およびARMFastモデル、ImperasOVPを含むMIPsをサポートする統合HW-SW共同検証
-
SW/HWブレークポイントとデータ構造検査を使用した統合HW-SW共同デバッグ
-
マルチFPGAデザインパーティショナーは、最大16FPGAのマルチFPGAボードソリューションを提供します
-
モニターAVIPによるFPGAデバッグの可視性の向上は、プロトコル対応のデバッグ、トラッカーログ、および波形をサポートします
-
RTLアサーションによるアクセラレータ トレースの最適化された再生によるアサーションベースの検証
-
商用および顧客のFPGAプロトタイプボード、ザイリンクスFPGAとツール、およびその他のサードパーティFPGAデバッグツールを利用できます
-
FPGAプロトタイプシステム、設計プロセスとツール、およびエンジニアリングリソースへの同じ投資を活用することによる低コスト化
-
DUTを複数のFPGAに分割し、ASIP/AVIP/VP IPをFPGAに実装してDUT検証を実行


bottom of page